1588ae8f8806d2730d818e69f1db8e9d

Микросхема SN74HCT138N, ИД7

Поставка электронных компонентов в Самару

35,28 руб.

x 35,28 = 35,28
Сроки поставки выбранного компонента в Самару уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней35,28руб.32,81руб.31,75руб.31,05руб.28,93руб.28,22руб.27,52руб.25,40руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней63,86руб.58,56руб.57,51руб.56,10руб.52,21руб.51,16руб.49,74руб.44,81руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней82,56руб.76,20руб.74,44руб.72,68руб.67,74руб.65,97руб.64,56руб.57,86руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней42,34руб.38,81руб.38,10руб.37,04руб.34,57руб.33,87руб.32,81руб.29,64руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней81,50руб.75,15руб.73,38руб.71,62руб.69,50руб.67,03руб.63,50руб.57,15руб.

Характеристики

SN74HCT138N, ИД7The SN74HCT138N is a 3-line to 8-line Decoder/Demultiplexer designed for high-performance memory-decoding or data-routing applications requiring very short propagation delay times. In high-performance memory systems, these decoders can minimize the effects of system decoding. When employed with high-speed memories utilizing a fast enable circuit, the delay times of these decoders and the enable time of the memory usually are less than the typical access time of the memory. This means that the effective system delay introduced by the decoders is negligible. The conditions at the binary-select inputs and the three enable inputs select one of eight output lines. Two active-low (G) and one active-high (G) enable inputs reduce the need for external gates or inverters when expanding. A 24-line decoder can be implemented without external inverters and a 32-line decoder requires only one inverter. An enable input can be used as a data input for demultiplexing applications.

• Outputs can drive up to 10 LSTTL loads
• Inputs are TTL-voltage compatible
• Designed specifically for high-speed memory decoders and data transmission systems
• Incorporate three enable inputs to simplify cascading and/or data reception
• 80µA Maximum low power consumption
• ±4mA Output drive at 5V
• 1µA Maximum low input current

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 16-PDIP, инфо: Логический элемент ТТЛ декодер 3 в 8 16-DIP КМОП кристалл, примечание: ИД7